Файл: Процессор персонального компьютера. Назначение, функции, классификация процессора.pdf

ВУЗ: Не указан

Категория: Курсовая работа

Дисциплина: Не указана

Добавлен: 06.04.2023

Просмотров: 87

Скачиваний: 1

ВНИМАНИЕ! Если данный файл нарушает Ваши авторские права, то обязательно сообщите нам.

Mustang – серверный вариант Athlon. Кэш-память L2 – 1-2 Мбайт, интегрированная в чип процессора. Процессор рассчитан на использование шины 266 МГц и памяти DDR SDRAM. Выпуск отменен.

Corvette – кодовое наименование мобильного варианта ядра Mustang. Переименован в Palomino.

Palomino – кодовое наименование ядра процессоров Athlon, пришедшего на смену архитектуре Thunderbird. Предполагаются незначительные архитектурные изменения с целью улучшения скоростного потенциала процессора. Например, в составе ядра используются улучшенный блок предсказания ветвлений и аппаратная предварительная выборка из памяти. Процессоры на новом ядре не будут поддерживать SSE2. Информация о том, что конвейер в ядре Palomino будет содержать большее число ступеней, не подтверждается. Palomino будет быстрее, чем Thunderbird, работающий на той же частоте; используя этот факт AMD ввела новый рейтинг на основе разработанной технологии QuantiSpeed, по которому, например 1,733 МГц процессор Athlon XP получил рейтинг 2100+. Socket A останется основным процессорным гнездом еще на 2-3 года, фирма AMD не намерена менять физический интерфейс своих процессоров. Palomino будет работать на материнских платах, поддерживающих шину EV6 с частотой 266 МГц. В производстве процессоров будет использована технология медных соединений. Младшие модели рассчитаны на тактовую частоту ядра 1,533 ГГц и выше.

Morgan – кодовое наименование ядра процессоров Duron. Отличается от Palomino не только объемом L2, но и тем, что будет производиться по технологии с использованием алюминиевых соединений.

Thoroughbred – улучшенная версия Palomino, созданная по технологии 0,13 мкм. Предполагаемая тактовая частота – 2 ГГц. Срок выхода – 2002 г.

Appaloosa – улучшенная версия Morgan, созданная по технологии 0,13 мкм. Срок выхода – 2002 г.

Barton – версия Thoroughbred, улучшенная использованием технологии SOI (SOI – silicon-on-insulator – "кремний-на-изоляторе"). Использование этой технологии позволяет увеличить тактовые частоты приблизительно на 20% и уменьшить при этом энергопотребление.

Hammer – семейство 64-разрядных процессоров. В него входят ClawHammer и SledgeHammer. Семейство 64-разрядных процессоров Hammer базируется на архитектуре K7, в которую добавлены 64-разрядные регистры и дополнительные инструкции для работы с этими регистрами, а также новые серверные инструкции. Возможно использование технологии SOI. Решается вопрос о поддержке SSE2.

ClawHammer – первый 64-разрядный процессор AMD. В отличие от Itanium, этот процессор будет ориентирован главным образом на 32-разрядные инструкции. Одновременно с его выходом ожидается появление новой шины HyperTransport (Lightning Data Transport – LDT), используемой для связи с процессорами и устройствами ввода/вывода. LDT должна стать не заменой, а дополнением к системной шине EV6 или EV7. Обеспечена поддержка до двух процессоров. Предполагаемая скорость – 2 ГГц и выше. Технология производства – 0,13 мкм, SOI. Срок выхода – 2002 г.


SledgeHammer – серверный вариант ClawHammer. Обеспечена поддержка до восьми процессоров. Технология производства – 0,13 мкм, SOI. Предполагаемый срок выхода – 2002 г.

Cyrix

6x86 – наименование процессоров Cyrix. Для оценки производительности относительно процессора Pentium использовался P-Rating, показывающий частоту, на которой пришлось бы работать процессору Pentium для достижения такой же производительности. P-Rating 6x86 составлял от 120 до 200 МГц. Кэш первого уровня – 16 Кбайт. Частота шины процессора – от 50 до 75 МГц. Разъем – Socket 5 и Socket 7.

M1 – то же, что и 6x86.

MediaGX – ответвление в семействе процессоров Cyrix. Первый процессор, сделанный по идеологии PC-on-a-chip. К ядру 5х86 были добавлены контроллеры памяти и PCI, в чип интегрирован видеоускоритель с кадровым буфером в основной памяти PC. В последних моделях используется ядро 6x86. В чипе-компаньоне реализован мост PCI-ISA и интегрирован звук. PR-рейтинг от 180 до 233 МГц, кэш-память L1 – 16 Кбайт. Производился по техпроцессу 0,5 мкм.

6x86MX – переработанный с целью достижения большей производительности вариант 6x86. Кэш-память L1 – до 64 Кбайт. В состав архитектуры ядра был добавлен блок MMX. Появилась поддержка раздельного питания. Частота шины процессора – от 60 до 75 МГц. PR-рейтинг – от 166 до 266 МГц. Процессоры 6х86MX делала и компания IBM. Их изделия 6х86MX имели рейтинг от 166 до 333 и были рассчитаны на частоту шину 66, 75, 83 МГц. Позднее, по маркетинговым соображениям, Cyrix переименовал свои процессоры в MII, а IBM до конца сотрудничества продавала их под маркой 6x86MX.

MII – последний процессор Cyrix, начал производиться в марте 1998 года. Кэш-память L1 – 64 Кбайт (единый), L2, как обычно для Socket 7, находится на материнской плате и имеет объем от 512 Кбайт до 2 Мбайт, работая на частоте системной шины. Поддерживаемые наборы инструкций – MMX. Использует PR-рейтинг. При производстве применялся техпроцесс 0,25 мкм.

Cayenne – кодовое наименование ядра, используемого в Gobi и MediaPC.

Gobi (MII+) – процессор, рассчитанный на платформу Socket 370. Поддерживаемые наборы инструкций – MMX, 3D Now!. Значительно переработан блок операций с числами с плавающей запятой. Кэш-память L1 – 64 Кбайт, кэш-память L2 – 256 Кбайт на чипе, работающие на полной частоте ядра процессора.

Rise

mP6 – первые процессоры компании Rise. Предназначены для ноутбуков, использующих Socket 7. Отличаются очень малым тепловыделением. Кэш-память L1 – 16 Кбайт (по 8 Кбайт для данных и инструкций), L2 – от 512 Кбайт до 2 Мбайт, расположена на материнской плате, работает на частоте шины процессора. Поддерживается дополнительный набор инструкций MMX. При оценке производительности своих процессоров Rise, как и Cyrix, использует PR-рейтинг, составляющий от 166 до 366 МГц.


mP6 II – процессоры, отличающиеся от своих предшественников mP6 тем, что в чип интегрирована кэш-память L2 объемом 256 Кбайт. Была обещана поддержка SSE, производительность от PR-200 и выше. Однако в августе 1999 было объявлено об отмене планов по выходу процессора из-за значительного удорожания после добавления L2 в чип.

Tiger – mP6 II для платформы Socket 370. Кэш-память L1 – 16 Кбайт, L2 – 256 Кбайт, работающая на тактовой частоте ядра процессора. Выпуск отменен.

Centaur

Winchip С6 – процессоры, ориентированные на дешевые ПК. По производительности уступают своим конкурентам. Шина – 60, 66, 75 МГц, платформа – Socket 7. Технология – 0,35 мкм. Процессоры поддерживают набор инструкций MMX. Вышел в октябре 1997 г., работал на частотах от 180 до 240 МГц.

Winchip-2 – процессоры, производимые по техпроцессу 0,25 мкм. Кэш-память L1 – 64 Кбайт (по 32 Кбайт для инструкций и данных), кэш-память L2 – 512-2048 Кбайт находится на материнской плате. Процессорами поддерживаются наборы инструкций MMX и 3DNow!. Платформа – Socket 7. От Winchip С6 отличаются значительно ускорившейся работой с числами с плавающей запятой. Появилась поддержка частоты системной шины 100 МГц. Первый процессор появился в ноябре 1998 года, частоты от 200 до 300 МГц.

Winchip-2A – процессоры Winchip-2 с исправленной ошибкой в реализации 3DNow!.

Winchip-3 – процессоры с кэш-памятью L1 объемом 64 Кбайт (по 32 Кбайт для инструкций и данных) и кэш-памятью L2 объемом 128 Кбайт на чипе, работающей на частоте ядра процессора. Кэш-память L3 – 512-2048 Кбайт, расположена на материнской плате. Планировались к выходу в первой половине 1999 г. с частотой 300 МГц и выше. В связи с покупкой Centaur фирмой VIA выход процессоров был отменен.

Winchip-4 – процессоры, выпуск которых планировался в конце 1999 г. Частоты – 400-500 МГц, а при переходе на 0,18 мкм техпроцесс – 500-700 МГц.

VIA

Samuel – кодовое наименование процессоров и ядра. Основой послужило ядро Winchip-4, доставшееся VIA в наследство от Centaur. Работают на частотах 500-700 МГц. Производятся National Semiconductors и TSMC с использованием 0,18 мкм техпроцесса. Процессоры используют набор SIMD 3D Now!. Форм-фактор – Socket-370. Кэш-память L1 – 128 Кбайт. Получили наименование Cyrix III. Тактовая частота ядра – 500-667 МГц.

C5A – то же, что и Samuel.

Samuel 2 – кодовое наименование процессоров и ядра, разработанных группой Centaur. Кэш-память L2 объемом 64 Кбайт. Тактовая частота ядра – 667-800+ МГц. Частота шины процессора 100/133 МГц, форм-фактор – Socket 370.

C5B – то же, что и Samuel 2.


Matthew – кодовое наименование интегрированных процессоров. Имеют в своем составе ядро Samuel2 с интегрированным видео и компонентами North Bridge.

Ezra – кодовое наименование процессоров и ядра. Совместная разработка групп Cyrix и Centaur. Первое действительно новое ядро VIA. Процессоры с поддержкой SSE. Кэш-память L1 – 128 Кбайт, кэш-память L2 – 64 Кбайта. Технология – 0,15 мкм c переходом на 0,13 мкм. Тактовая частота ядра – 750 МГц с последующим ростом выше 1 ГГц. TSMC подтвердила информацию о том, что она изготовила процессор Ezra с частотой 1 ГГц.

C5C – то же, что и Ezra.

Ezra-T – кодовое наименование процессоров и ядра. Совместимость по уровню сигналов с Tualatin, что позволяет их использовать в материнских платах с чипсетами, созданными под Tualatin. Технологический процесс 0,13 мкм, алюминиевые соединения. Кэш память L1 – 128 Кбайт, L2 – 64 Кбайт. Имеют меньшее, по сравнению с Ezra, энергопотребление. Поддержка MMX, 3D Now!. Тактовая частота ядра – от 800 МГц (6х133 МГц). Выпуск запланирован на конец 2001 г.

Nehemiah – кодовое наименование процессоров и ядра. Рассчитаны на работу при частотах 1,2+ ГГц. Кэш-память L1 – 128 Кбайт, кэш-память L2 – 256 Кбайт. Будут поддерживать инструкции Streaming SIMD Extensions (SSE) и 3DNow!. Конвейер в 17 стадий, напряжение питания ядра 1,2 В, техпроцесс 0,13 мкм с использованием медных соединений, площадь кристалла – 72 кв. мм. Выход запланирован на 2002 г.

C5X – то же, что и Nehemiah.

Esther – кодовое наименование процессоров и ядра. Кэш-память L1 – 128 Кбайт, L2 – 256 Кбайт. Конвейер 17 ступеней. Тактовая частота ядра 2 ГГц. Запланирован на вторую половину 2002 года.

C5Y – то же, что и Esther.

SiS

550 – базовая модель процессоров серии 550. Основой послужило ядро mP6 от Rise с интегрированным видео и компонентами чипсета.

551 – модель процессора, созданная на основе SiS 550, с поддержкой флеш-карт и шифрования.

552 – модель процессора, созданная на основе SiS 551, с поддержкой аудио- и видеозахвата.

Transmeta

Crusoe – линейка процессоров, ориентированных на мобильные системы. Состоит из моделей TM3200 (L2=0), TM5400 (L2=256 Кбайт), TM5500 (L2=256 Кбайт), TM5600 (L2=512 Кбайт), TM5800 (L2=512 Кбайт), имеющих в своем составе интегрированные компоненты North Bridge. Характеризуются низким энергопотреблением.

Astro – кодовое имя высокопроизводительных процессоров со сверхнизким уровнем энергопотребления. Рабочая частота достигнет 1,4 ГГц при 0,5 Вт. В основе 256-разрядная архитектура. Выпуск моделей запланирован на 2002 г.


Compaq

Alpha EV68 – кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,18 мкм. Базируется на ядре Alpha EV6. Более 15 млн. транзисторов. Модель 1 ГГц объявлена в 2001 г.

Alpha EV7 – кодовое имя высокопроизводительных процессоров. Техпроцесс 0,18 мкм с использованием медных соединений. Базируется на ядре Alpha EV6. Более 100 млн. транзисторов, напряжение питания ядра 1,5 В, мощность тепловыделения 100 Вт, частота 1,2-1,3 ГГц, до 1,75 Мбайт L2, корпус с 1439 контактами. Возможно использование интегрированного контроллера памяти. Выпуск моделей запланирован на 2002 г. В связи с покупкой фирмой Intel в 2001 г. подразделений, патентов и технологий, связанных с процессорами Alpha EVxx, процессоры Alpha EV7 или Alpha EV8, возможно, будут последними разработками этого направления.

Alpha EV8 – кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,13 мкм с использованием SOI. Более 250 млн. транзисторов, суперскалярное ядро (до 8 инструкций за 1 такт), мощность тепловыделения – 150 Вт, частота от 1,4 ГГц, кэш L2 будет составлять ориентировочно 2 Мбайт, корпус с 1800 контактами. Выпуск моделей запланирован на 2004 г. Возможно, последняя разработка этого направления.

Alpha EV9 – кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,10 мкм, 500 млн. транзисторов, частота 2-3 ГГц. Выпуск моделей был запланирован на 2006 г.

Alpha EV10 – кодовое имя высокопроизводительных процессоров с архитектурой, отличной от традиционной х86. Техпроцесс 0,07 мкм, 1,5 млрд транзисторов, частота 3-4 ГГц. Выпуск моделей был запланирован на 2008 г.

QuickBlade – серверная архитектура со сверхвысокой плотностью монтажа. В основе данной архитектуры запланировано использование процессоров Intel со сверхнизким напряжением питания. 

Список используемой литературы

  1. Информатика: Учебник. - 7-е перераб. изд,/ под ред. Н.В. Макаровой. - М.: Финансы и статистика, 2005. - 768 с.
  2. Колесниченко О.В., Шишигин И.В. Аппаратные средства РС.-7-е изд., перераб. и доп. - СПб.: БХВ-Петербург, 2009. - 1152 с.
  3. Мураховский В.И. Устройство компьютера/ Под ред. С.В. Симоновича. - М.: АСТ-ПРЕСС КНИГА, 2009. - 640 с.
  4. Пособие для начинающих: Центральный процессор и его характеристики http://www.compbegin.ru/articles/view/ 69
  5. Современные десктопные процессоры архитектуры x86 http://www.ixbt.com/cpu/x86-cpu-faq-2006.shtml#32
  6. Классификация, именование и краткие параметры процессоров